bsp; (SC_BL == 2)? 3’b001: //2
(SC_BL == 4)? 3’b010: //4
3’b011; //8
//==================================================
(7) 突发顺序/交错读/写宏定义
一般在视频流的操作中采用顺序读/写,这里的宏定义如下:
parameter SDR_BT = 1’b0 ; // 顺序读/写 A3 = 0
// 1’b1; // 交错读/写 A3 = 1;
以上就是所有SDRAM所需要设定的参数。
//==================================================
//下面是terasic 公司的SDRAM参数设置。
// Address Space Parameters
`define ROWSTART 8
`define ROWSIZE 12
`define COLSTART 0
`define COLSIZE 8
`define BANKSTART 20
`define BANKSIZE 2
// Address and Data Bus Sizes
`define ASIZE 23 // total address width of the SDRAM
`define DSIZE 16 // Width of data bus to SDRAMS
//parameter INIT_PER = 100; // For Simulation
// Controller Parameter
//////////// 133 MHz ///////////////
/*
parameter INIT_PER = 32000;
parameter REF_PER = 1536;
parameter SC_CL = 3;
parameter SC_RCD = 3;
parameter SC_RRD = 7;
parameter SC_PM = 1;
parameter SC_BL = 1;
*/
///////////////////////////////////////
//////////// 100 MHz ///////////////
parameter INIT_PER = 24000;
para