设为首页 加入收藏

TOP

altium designer应用技巧---cyclone IV代芯片底部焊盘问题
2017-10-10 12:29:44 】 浏览:4570
Tags:altium designer 应用技巧 ---cyclone 芯片 底部 问题

        首先对于 altera 公司的FPGA芯片来讲,在cyclone III代以上,芯片的底部增加了一

个焊盘,很多工程师往往以为是散热用,其实不然,底部焊盘需要接地(altera手册上面

明确规定,The E144 package has an exposed pad at the bottom of the package.

This exposed pad is a ground pad that must be connected to the ground plane of

your PCB. Use this exposed pad for electricalconnectivity and not for thermal

purposes.),并且最好的方案是Cyclone III代以上芯片的所有GND引脚都应该先连接底

焊盘,然后再通过底部焊盘流入板上的GND。

      笔者之前画过Cylone III,Cyclone II代的板子,Cylone II代底部没有焊盘,不用理

会,最近在画Cylone IV 板子时,原理图上没有145引脚,也就是GND引脚,如果硬使

PIN145 GND引脚接地,那么在altium designer中会显示违规。如图1所示,这样硬连接

再出Gerber文件时,不知道是否正确,为了保证足够正确性,还是消除违规较好。

      图1是直接调用网上下载的库,由于其不带PIN145引脚,也就是底部焊盘,需要在原

理图中设置。

image

图1

image

图2 

       首先打开cyclone 器件库(网上可以下载cyclone器件库,很多),点击SCH

Library,如图3所示

image

图3

        然后找到你想要的cyclone 芯片型号,然后双击你要修改的部分,如图4

image

图4

      图5中修改或增加你需要的引脚。

image

图5

      为了保持统一,让145引脚的电器属性设置为 POWER,如图6所示。

image

图6

      图7是设置好之后的,可见已经不再违规,可以放心画板。

image图7 修改好之后的PIN145引脚

 

 

 

 

 

 

 

        图7中的底部焊盘是经过笔者修改过的,目的是为了方便焊接,之前的博客有讲解,

详细请看之前的博客。

】【打印繁体】【投稿】【收藏】 【推荐】【举报】【评论】 【关闭】 【返回顶部
上一篇《FPGA全程进阶---实战演练》第二.. 下一篇我的 FPGA 学习历程(07)—— BC..

最新文章

热门文章

Hot 文章

Python

C 语言

C++基础

大数据基础

linux编程基础

C/C++面试题目