设为首页 加入收藏

TOP

S3C2440时钟设置(二)
2014-11-24 08:05:31 来源: 作者: 【 】 浏览:1
Tags:S3C2440 时钟 设置
的晶振本身的频率,通常为12MHz。


MPLL和UPLL分别指的是用于供整机系统的PLL和专用于USB的UPLL。


FCLK = MPLL = (m * Fin)/(p + 2^s);


HCLK,PCLK受CLKDIVN寄存器的影响,即当FCLK确定后,CLKDIVN决定了HCLK和PCLK


首页 上一页 1 2 下一页 尾页 2/2/2
】【打印繁体】【投稿】【收藏】 【推荐】【举报】【评论】 【关闭】 【返回顶部
分享到: 
上一篇U-Boot整个过程时钟部分解析 下一篇ARM FP寄存器及frame pointer介绍

评论

帐  号: 密码: (新用户注册)
验 证 码:
表  情:
内  容:

·Bash 脚本教程——Li (2025-12-26 07:53:35)
·实战篇!Linux shell (2025-12-26 07:53:32)
·整理了250个shell脚 (2025-12-26 07:53:29)
·HyperText Transfer (2025-12-26 07:20:48)
·半小时搞懂 HTTP、HT (2025-12-26 07:20:42)